ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet

ICore3 RANKOS FPGA plėtros taryba STM32F407 pramonės kontrolės valdybos dual core Ethernet

€100.05 €92.05
Yra sandėlyje
w160857

Žymos: stm32f407vet6 valdyba, valdybos stm32f407, stm32f407, fpga, stm32f107 valdybos ethernet, altera, kurti valdybos fpga, stm32f030, xilinx, rankos ethernet.

  • USB: 2 didelės spartos
    Ethernet: 100M
    fpga: EP4CE10F17C8N
    RANKOS: STM32F407IGT6
    Medžiaga: +

    Skirtumas tarp pusiau pramonės ir pramonės lygį:

    Nauja versija iCore (ICore3 Trys kartos) funkcijas, kaip nurodyta toliau:

    1, klasikinis RANKOS+FPGA struktūra yra vis dar naudojami, ir du yra prijungtas FSMC autobusu.

    2, raudona Shen aukso keturių laminato, dydis 10.16 X 9 cm;

    3, RANKOS naujovinami iki 176 pin M4 lustas (STM32F407IGT6) turi stipresnį naudingumo ir daugiau smeigtukų.

    4. FPGA priima ketvirtos kartos Cikloninis EP4CE10F17C8N ir 256 pin BGA pakuotę.

    5, RANKOS išorės plėtra pin pasiekia 68 atskirų; standartinis 2.54 pin adata yra pasirinktas siekiant palengvinti eksperimentą.

    6, FPGA išorės plėtra pin pasiekia 105individual; standartinis 2.54 pin adata yra pasirinktas siekiant palengvinti eksperimentą.

    7. Įmontuotas didelės spartos sąsaja USB OTG, kaip Įrenginys ryšio greitis artėja 40M bytes / sec; ir galite perskaityti U disko (per juostos perdavimo laidus);

    8. Pastatytas 100MEthernet grandinės.

    9. Pastatytas USB UART sąsaja, gali būti naudojamas derinimo fone.

    10, maitinimas gali būti tiekiamas pin (5V maitinimo), ir gali būti tiesiogiai tiekia USB sąsają.

    11. Į FPGA palaiko PS sąrankos režimą.Į FPGA gali būti sukonfigūruotas rankos, ir rutinos Ethernet pagrindu, U-disko ir TF card pagrindu FPGA configuration gali būti pateikta.

    12. Built-in dual-aktyvus kristalų laikrodžių osciliatoriai, USB fizinis lygmuo, USB UArt, "Ethernet" tinklo lusto, RANKOS, FPGA ir kitų didžiųjų lustai yra naudoti aktyvią kristalų laikrodžių osciliatoriai, siekiant užtikrinti patikimą veikimą;

    13, pastatytas dviejų atskirų mygtukų, kurie yra prijungti prie RANKOS ir FPGA atitinkamai.

    14, pastatytas dviejų Trijų spalvų LED instrukcijomis, atitinkamai ant RANKOS ir FPGA;

    15, TF kortelės laikiklį su built-in SDIO sąsaja; numatyti planiniai remiantis FATFS failų sistema;

    ICore3 pagrindinio eksperimento rutinos indekso lentelėje Serijos numeris RANKOS rutinos [all] FPGA rutinos [all] 1 RoutineOne:ARM vairuotojo Trijų spalvų LED RoutineOne: žinau, FPGA 2 RoutineTwo: skaito rankos paspaudimu statusą RoutineTwo:GPIO išėjimo eksperimentas-šviesa iki Trijų spalvų LED 3 RoutineThree:EXTI pertraukimo įėjimas eksperimentas -- skaityti RANKOS paspaudimu valstybės RoutineThree:GPIO įvesties eksperimento pripažinimo klaviatūros įvesties 4 Rutinos keturi: USART komunikacijos eksperimentas -- valdymas, kontrolė, LED Rutinos keturi: Tcl scenarijų eksperimentas -- konfigūracija pin 5 Rutinos penkias: SYSTICK laikmatis eksperimentas -- apšvietimas LED reguliariai Įprastinių penkių: Signalo Tapll eksperimentas -- logic analyzer 6 Rutinos, šešis: IWDG kontrolierius eksperimentas -- reset RANKOS Rutinos, šešis: counter eksperimentas -- counter naudojimo 7 Rutinos septynerius: WWDG kontrolierius eksperimentas -- reset RANKOS Rutinos septynerius: pagrindinių loginių eksperimentas -- naudoti logika vartai 8 Rutinos aštuoni: laikmatis PWM eksperimentas -- kvėpavimo lempos Rutinos aštuoni: provokuojantis eksperimentas -- naudoti sukelti 9 Rutinos devynių:ADC eksperimentas -- elektros energijos tiekimo stebėsenos tvarką devynios: valstybės mašina eksperimentas -- naudoti valstybės mašina 10 Rutinos ten: RTC realaus laiko laikrodis eksperimentas - ekranas data ir laikas Įprastas dešimt etapas-užfiksuota linijos eksperimentas -- etapas-užfiksuota kilpa 11 Rutinos ten Vienas:DMA eksperimentas -- dėžė atminties atminties Rutinos ten Vienas: daugiklis eksperimentas -- daugiklis naudoti 12 Rutinos ten Dvi: universalus laikmatis eksperimentas -- laikina apšvietimas LED Rutinos ten Dvi:Modelsim imitavimo eksperimento 13 Rutinos, ten Trys:SDIO eksperimentas -- perskaityti SD kortelės informaciją Rutinos, ten Trys:FSMC miesto komunikacijos eksperimentas -- tankintuvo adresas režimu 14 Rutinos keturiolika: FATFS eksperimentas -- failą operacija Rutinos keturiolika: FSMC miesto komunikacijos eksperimentas -- nepriklausomas adresas režimas 15 Rutinos Penkiolika: USB_CDC eksperimentas -- didelės spartos duomenų perdavimo Rutinos Penkiolika: bendravimas eksperimentą tarp RANKOS ir FPGA remiantis USART 16 Rutinos Šešiolika: USB_HID eksperimentas -- dvipusio duomenų perdavimo Rutinos Šešiolika:komunikacijos eksperimentą tarp RANKOS ir FPGA remiantis SPI autobusu 17 Rutinos septyniolika: USB_MSC eksperimentas -- skaityti ir rašyti, U disko (didelės talpos atmintis) Rutinos septyniolika: bendravimas eksperimentą tarp RANKOS ir FPGA remiantis I2C autobusu 18 Rutinos Aštuoniolika: USB_VCP eksperimentas -- virtualus nuoseklųjį prievadą Rutinos Aštuoniolika: ARM+FPGA duomenų prieigos eksperimentą, remiantis vieno uosto RAM 19 Rutinos Devyniolika: USBD_MSC eksperimentas -- Virtualus U disko Rutinos Devyniolika: ARM+FPGA duomenų prieigos eksperimento remiantis dual port RAM 20 RoutineTwo ten: LAN_TCPC eksperimentas -- Ethernet duomenų perdavimo RoutineTwo ten: FIFO grindžiamas ARM+FPGA duomenų prieigos eksperimento 21 RoutineTwo ten Vienas:LAN_TCPS eksperimentas -- Ethernet duomenų perdavimo RoutineTwo ten Vienas:Niosii -- sukurti Oneindividual minkštas branduolys pagrįstas vidaus RAM 22 RoutineTwo ten Dvi:LAN_UDP eksperimentas -- Ethernet duomenų perdavimo RoutineTwo ten Dvi:Niosii -- gydant programą EPCS 23 RoutineTwo ten Trys:LAN_HTTP eksperimentas -- web serverio RoutineTwo ten Trys: naudoja JTAGUART terminalo spausdinti informaciją. 24 RoutineTwo keturiolika: LAN_DHCP eksperimentas -- dinaminio paskirstymo IP adresas RoutineTwo keturiolika: Niosii -- SDRAM skaitymo ir rašymo eksperimento 25 RoutineTwo Penkiolika: LAN_DNS eksperimentas -- domeno vardų RoutineTwo Penkiolika: NIOS II UART nuosekliojo ryšio eksperimento 26 RoutineTwo Šešiolika: MODBUS TCP eksperimentas -- elektros energijos tiekimo stebėjimo RoutineTwo Šešiolika: SDRAM skaitymo ir rašymo testas eksperimentas 27 RoutineTwo septyniolika: DMA LAN eksperimentas -- didelės spartos duomenų perdavimo greičio matavimo RoutineTwo septyniolika: Dizainas TFT vairuotojo remiantis SDRAM 28 RoutineTwo Aštuoniolika: FSMC eksperimentas -- Skaitymo ir rašymo FPGA RoutineTwo Aštuoniolika: Dizainas VGA tvarkyklės remiantis SDRAM 29 RoutineTwo Devyniolika: SD_IAP_FPGA eksperimentas -- atnaujinti ir modernizuoti, FPGA 30 RoutineThree ten: U_DISK_IAP_FPGA eksperimentas -- atnaujinti ir modernizuoti, FPGA 31 RoutineThree ten Vienas:HTTP_IAP_FPGA eksperimentas -- atnaujinti ir modernizuoti, FPGA 32 RoutineThree ten Dvi:UART_IAP_ARM eksperimentas-- atnaujinti ir modernizuoti, STM32 33 RoutineThree ten Trys:SD_IAP_ARM eksperimentas -- atnaujinti ir modernizuoti, STM32 34 RoutineThree keturiolika: U_DISK_IAP_ARM eksperimentas -- atnaujinti ir modernizuoti, STM32 35 RoutineThree Penkiolika: HTTP_IAP_ARM eksperimentas -- atnaujinti ir modernizuoti, STM32 36 RoutineThree Šešiolika: VPK eksperimentas -- DC išėjimo įtampa 37 DEMO1.0 bandymų programa išleidimo 38 ICore3 paraiškos: paraiškos pavyzdys encoder remiantis ICore3 dual core valdyba

  • Atsiliepimai (1)

    Parašyti atsiliepimą

Panašūs produktai